A máquina definida abaixo é a primeira versão de uma arquitetura com dois objetivos: 1-oferecer simplicidade para uma implementação inicial de simulador de sistema operacional; 2- permitir futuras expansões incluindo a execução de processos de sistema (*shell*, montador, compilador, *kernel*) na própria linguagem da máquina. Para tanto, separam-se as instruções básicas de algumas instruções avançadas (ainda sujeitas a modificações) a serem usadas em trabalhos futuros.

#### Processador

Todas as operações são realizadas em 32 bits. As instruções básicas usam dados e endereços de 8 bits mas definem valores de 32 bits nos registradores, deixando os bytes mais altos com o valor 0 (zero). Os registradores da CPU são:

| R0 - R14 | 15 registradores de 32 bits para uso geral                           |
|----------|----------------------------------------------------------------------|
| R15 = SP | ponteiro de pilha de 32 bits                                         |
| PC       | endereço da próxima instrução, em 32 bits                            |
| ZEL      | registradores de estado de comparação: zero igual menor (1 bit cada) |
| IR       | registrador de instrução de 32 bits                                  |

#### Memória:

Todos os acesso à memória são baseados em palavras, lêem e gravam 32 bits. Os endereços de memória também são baseados em palavras de 32 bits, e não é possível endereçar *bytes* individuais. Na primeira versão a máquina terá somente 1024 palavras de memória.

## Instruções básicas para programas pequenos:

| LMrm      | r = memory[m]                           | Load register from Memory   |
|-----------|-----------------------------------------|-----------------------------|
| LCrc      | r = c                                   | Load register from Constant |
| WMrm      | memory[m] = r                           | Write register in Memory    |
| S U r1 r2 | r1 = r1 - r2                            | SUbtract registers          |
| A D r1 r2 | r1 = r1 + r2                            | ADd registers               |
| DECr1     | r1 = r1 - 1                             | DECrement register          |
| INCr1     | r1 = r1 + 1                             | INCrement register          |
| CPr1r2    | if $r1 == 0$ then $Z = 1$ else $Z = 0$  | ComPare registers           |
|           | if $r1 == r2$ then $E = 1$ else $E = 0$ |                             |
|           | if $r1 < r2$ then $L = 1$ else $L = 0$  |                             |
| JPAm      | PC = m                                  | absolute JumP               |
| JPZm      | if $Z=1$ then $PC = m$                  | JumP on Zero                |
| JPEm      | if $E=1$ then $PC = m$                  | JumP on Equal               |
| JPLm      | if $L=1$ then $PC = m$                  | JumP on Less                |
| INTn      |                                         | software INTerrupt n        |
|           |                                         |                             |

#### Entrada e Saída

As funções de entrada e saída da arquitetura ainda não foram definidas, e serão apenas simuladas pelo código de alto nível do sistema operacional, nesta primeira versão. Operações de leitura e escrita em console ou disco, e termino de processo devem ser solicitadas ao sistema operacional através de uma interrupção de *software* correspondente.

### Código Objeto

Para facilitar a implementação, a máquina lê *bytes* de instruções que usam códigos correspondente a códigos ASCII de caracteres mnemônicos, e *bytes* de números armazenados em ASCII decimal, os quais devem estar separados por espaços nos arquivos de código objeto. Os espaços simulam espaços reais entre informações no meio físico de armazenamento (fita, disco). O leitor do simulador deve identificar os lexemas começados por algarismos numéricos no arquivo, convertendo-os para *bytes*. Cada palavra de 32 bits no arquivo deve estar separada por uma marca de final de linha, também simulando, por exemplo, separadores em meio físico. Um exemplo de trecho de arquivo objeto seria:

JPA3 0002 00025 LM01 LM12 AD01 WM01

Este programa salta para o endereço 3, carrega o registrador R0 com o valor de memória da posição 1, carrega o registrador R1 com o valor de memória da posição 2, adiciona os registradores 0 e 1, e grava o valor final de R0 na posição de memória 1.

#### Instruções avançadas para programas grandes:

| L D M r m m m m | Load 32 bit register from me  | emory                        |
|-----------------|-------------------------------|------------------------------|
| LDCrcccc        | Load 32 bit register from co  | nstant                       |
| WRMrmmmm        | Store 32 bit register to memo | ory                          |
| L I r1 r2       | r1 = memory[r2]               | Load r1 indirectly using r2  |
| W I r1 r2       | memory[r2] = r1               | Write r1 indirectly using r2 |
| JCA0mmmm        | PC = mmmm                     | absolute JumP to const       |
| JCZ0mmmm        | if $Z=1$ then $PC = mmmm$     | JumP to const on Zero        |
| JCE0mmmm        | if $E=1$ then $PC = mmmm$     | JumP to const on Equal       |
| JCL0mmmm        | if $L=1$ then $PC = mmmm$     | JumP to const on Less        |
| JRAr            | PC = r                        | absolute JumP to reg         |
| JPZr            | if $Z=1$ then $PC = r$        | JumP to reg. on Zero         |
| JREr            | if $E=1$ then $PC = r$        | JumP to reg on Equal         |
| JRLr            | if $L=1$ then $PC = r$        | JumP to reg on Less          |
| C A L L m m m m | Call 32 bit memory routine    |                              |
| RETC            | Return from 32 bit call       |                              |
| PUSr            | Push register into stack      |                              |
| POPr            | Pop register from stack       |                              |

# Instruções para uso em modo protegido do Sistema Operacional

| I N 0 0 | Input instructions             |
|---------|--------------------------------|
| O U 0 0 | Output instructions            |
| M E B r | write MEMory Base register     |
| MELr    | write MEMory Limit register    |
| RETI    | Return from interrupt          |
| IOFF    | Interrupt Disable              |
| I O N x | Interrupt Enable               |
| T A S m | Test And Set memory position m |
|         |                                |